Bon j'ai un problème....
voilà un problème que l'on m'a posé...or je ne sais pas y répondre
Soit une cart(e unité centrale composé d'un microprocesseur, d'un boitier ROM, de 2 boitier RAM, de circuit périphérique et d'une logique de décodage.
Le microprocesseur dispose de:
-32 fils d'adresse noté A0,...A31;
-16 fils de données DO,..D15;
-1 fil d'identification de lecture/ecriture noté RW (RW=0 pour écriture et =1 pour lecture)
-1 fils d'indication de validation d'acces /VA (VA=0 adresse valide)
La ROM a une capacité de 64koctets (organisé en octet) et possède une broche /CSROM permettant la sélection du boitier
Les 2 RAM (RAM1 et RAM2) ont une capacité de 128 Koctets chacunes (organisée en octet). Elles possèdent une broche /CSRAM permettant la sélection du boitier et et une broche RW indiquant si l'opération en cours est une lecture ou une écriture (RW=0 pour écriture =1 pour lecture)
Le constructeur de la RAM a décidé que l'adresse de base de la ROM est $0000 0000, celle de la RAM 1 $C800 0000 et celle de la RAM 2 $C900 0000
1°) quel est la capacité d'adressage physique du microprocesseur?
2°)quels est le nombre de fils d'adresse et de données des boitiers ROM et RAM?
3°)Ecrire les equations du PAL servant a réaliser le décodage sachant qu'il ne sera utilisé que le minimum de fils d'adresses du microprocesseur.
5°) determiné si il y a des images mémoires...
Si vous pouviez m'aider, ce serait chicos de votre part...